最大模式下的总线读时序,是由8288根据S2# , S1# , S0#状态信号直接产生存储器读信号MRDC#和I/O读信号IORC#的,地址锁存信号ALE、数据使能信号DEN和数据收发器传输方向控制DT/R#等也是由8288产生的。MRDC#和IORC#信号的交流特性要优于CPU的RD#信号。从时序图可以看出MRDC#、IORC#先于RD#有效,负载能力也大大增强。
  读和写操作的情况类似,它们的差异在于由写信号代替了读信号,数据线上的数据不是来自存储器的信息而是由CPU发出。因此AD总线上,数据紧跟着地址周期在T2状态有效。不象总线读周期哪样,AD总线在T2状态是浮空的。
  另外,8288产生两组写信号,普通存储器和I/O写MWTC#和IOMC#和超前存储器和I/O写AMWC#、AIOWC#。AMWC#、AIOWC#信号在T2就开始有效,比MWTC#和IOMC#的有效时间提前一个时钟周期。这样,不仅提高了系统的性能,也给系统设计提供了更大的灵活性。

          图2-22:最大模式下的写操作时序