在8086推出的年代,受工艺水平的限制,大规模集成电路一般不采用过多的管脚的管壳进行封装。为了尽量减少8086管脚的数量,定义一些管脚在不同工作模式下作用不同,或在同一模式下分时复用,即在不同的时刻传送不同信号。 在学习本节内容的时候,首先要弄清楚各个引脚信号的定义,有无分时复用,是输入还是输出、是否是三态,这是今后进一步学习总线时序、系统组成的基础。 所谓三态即高电平状态、低电平状态和高阻状态。在计算机系统中,信号的传输是通过总线进行的。总线上往往连接有多个总线主设备,CPU、DMA或者多个CPU。或者说系统通常是包含DMA控制器的系统或者是多主系统。在这种系统中,每一个时刻只能有一个总线主(或控制器)占用总线,其他总线主(或控制器)输出的地址、数据、控制信号必须浮空(处于高阻状态),这样系统才能正常工作。反之,如果信号只有两种状态,连在总线上的不同总线主输出信号状态不一致,信号相互钳制,系统便无法工作。因此在学习本节的过程中,要弄清哪些信号应该是三态的。在往后的系统设计中,设计总线驱动器等器件的时候,也应该注意保持驱动器信号的三态特性。 我们首先讨论最小工作模式下的管脚定义,然后再分析在最大工作模式下,哪些管脚和最小工作模式下的管脚定义有所不同。 |