T2状态 在T2状态,地址信号结束,AD15~AD0进入高阻状态,为读入数据作准备;而A19/S7~A16/S3及BHE#/S7上输出状态信息S7~S3。 CPU输出读信号RD#,RD# 信号送到系统中所有的存储器和I/O接口芯片上,和地址线一起,打开选中地址的存储单元或I/O端口的三态门,将数据从存储单元或I/O端口中读出,送到系统的数据总线上。 同时,数据使能信号DEN#变为低电平,控制总线收发器进入有效状态。 T3状态 基本总线周期就是不须插入等待状态的总线周期,由4个T状态组成。在基本总线周期,CPU通常在T3的下降沿锁存出现在数据线上的数据。 T4状态 T4状态为总线周期结束状态,除CPU读写数据以外,M/IO#、地址和数据等均变为高阻状态,结束当前总线周期。 |