图示


图3.17 (7,4)循环码编码器

(1) D0、D1、D2初态为0,门1接通,门2断开,信息组以m=(m3m2m1m0)顺序送人电路,信息-方面经或门输出,一方面送入g(x)除法电路右端,这相应于完成m(x)x的乘法运算。

(2) 四次移位后,信息组全部通过或门输出,它就是系统码的前4个信息码元,且全部进入g(x)除法电路,完成除法运算。此时移存器中的存数就是余数式r(x)的系数,也就是码的校验元(C2,C1,C0)。

(3) 门2接通,门1断开,再经三次移位后,移存器中的校验元C2、C1、C0跟在信息元之后,形成一个码字输出(m3m2m1m0C2C1C0)。

(4) 门1接通,门2断开,送入第二组信息纽,重复上述过程。